185 6623 8999
sales@mydled.com 誠信12年導(dǎo)讀:我們今天來深入了解LED顯示屏的全彩換面是由什么控制的?相信大家都很好奇很想知道答案,可是我們需要首先來認識它是什么?這是一種ARM+FPGA脫機控制系統(tǒng),也是一種PC+DVI接口的解碼新品和FPGA芯片聯(lián)合控制系統(tǒng),這就是我們今天需要來了解的神秘主角,我們將一步一步的來揭曉答案,下面就跟隨美亞迪小編一起來了解!
我們今天來深入了解LED顯示屏的全彩換面是由什么控制的?相信大家都很好奇很想知道答案,可是我們需要首先來認識它是什么?這是一種ARM+FPGA脫機控制系統(tǒng),也是一種PC+DVI接口的解碼新品和FPGA芯片聯(lián)合控制系統(tǒng),這就是我們今天需要來了解的神秘主角,我們將一步一步的來揭曉答案,下面就跟隨美亞迪小編一起來了解!
DVI全稱為Digital Visual Interface,它是基于TMDS(Transition Minimized Differential Signaling,最小化傳輸差分信號)電子協(xié)議作為基本電氣連接。TMDS是一種微分信號機制,可以將像素數(shù)據(jù)編碼,并通過串行連接傳遞。顯卡產(chǎn)生的數(shù)字信號由發(fā)送器按照TMDS協(xié)議編碼后通過TMDS通道發(fā)送給接收器,經(jīng)過解碼送給數(shù)字顯示設(shè)備。另外一種則是DVI-I接口,可同時兼容模擬和數(shù)字信號。兼容模擬幸好并不意味著模擬信號的D-Sub接口可以連接在DVI-I接口上,而是必須通過一個轉(zhuǎn)換接頭才能使用,一般采用這種接口的顯卡都會帶有相關(guān)的轉(zhuǎn)換接頭。本文敘述中用到的接口是DVI-D全數(shù)據(jù)接口。
FPGA芯片可以實現(xiàn)對DDR_SDRAM最大時鐘為200MHz的控制。在該系統(tǒng)中用到的DVI解碼芯片是TI公司生產(chǎn)的芯片型號為tfp401的解碼芯片,該芯片通過接收由計算機DVI接口傳輸來的編碼圖像數(shù)據(jù),輸出到DVI解碼芯片,該芯片將串行數(shù)據(jù)解碼成24位的R(Red)、G(Green)、B(Blue)三原色并行數(shù)據(jù),以及行同步、場同步、數(shù)據(jù)使能和時鐘信號,然后將解碼后的RGB圖像數(shù)據(jù)、行同步、場同步、數(shù)據(jù)使能和時鐘控制信號送給FPGA芯片,將圖像數(shù)據(jù)緩沖到FPGA芯片的FIFO中,在這里須注意,當采集圖像的分辨率很大時,該數(shù)據(jù)傳輸?shù)臅r鐘信號最高可達到165MHz,輸出的并行圖像數(shù)據(jù)為24位的數(shù)據(jù),所以最大帶寬可達到3.96GHz,在選取外部存儲器是須考慮帶寬的要求。
①FPGA芯片輸出端連接驅(qū)動電流芯片
該接口的使用適合于輸出的是多路驅(qū)動電流芯片,用FPGA芯片輸出管腳時序控制多路外部驅(qū)動電流芯片,驅(qū)動電流芯片再對RGB發(fā)光二極管進行控制,最后將整個電腦想要顯示的圖像顯示到大屏幕LED上。
②接收端為以太網(wǎng)線的接口
該接口適合于對一路輸入DVI解碼芯片接口圖像的輸出,該接口可以用于遠距離傳輸圖像信息,應(yīng)用于大屏幕的LED的顯示。
總結(jié):以上就是今天美亞迪小編跟大家分享的關(guān)于“LED全彩顯示屏都是由什么來控制的呢?”全部內(nèi)容,對此還有想要深入了解了LED顯示屏的知識點的朋友可以直接繼續(xù)瀏覽本網(wǎng)技術(shù)交流欄目和行業(yè)新聞欄目等,希望可以幫助到您,同時對于想要購買LED顯示屏的朋友可以直接撥打本網(wǎng)的手機電話下單或者在線下單及在線留言下單等途徑,可以更好的為您服務(wù)!
免責聲明:部分文章信息來源于網(wǎng)絡(luò)以及網(wǎng)友投稿,本網(wǎng)站只負責對文章進行整理、排版、編輯,是出于傳遞 更多信息之目的,并不意味著贊同其觀點或證實其內(nèi)容的真實性,如本站文章和轉(zhuǎn)稿涉及版權(quán)等問題,請作者在及時聯(lián)系本站,我們會盡快處理。